

## 16 通道数据采集系统(DAS) 内置 16 位、双极性输入、同步采样 ADC

### CM2249 数据手册

## 特征

- 双极性模拟输入范围: ±10V、±5V及 ±2.5V
- 5V 模拟电源, 2.3V 至 3.6V 数字接口电源
- 8×2通道同步采样输入
- LQFP80 14mm×14mm 封装
- 完全集成的数据采集解决方案 模拟输入钳位保护 具有 1MΩ 模拟输入阻抗的输入缓冲器 二阶抗混叠模拟滤波器 片内精密基准电压及缓冲 吞吐速率: 2×1MSPS 通过数字滤波器提供过采样功能
- 灵活的并行/串行接口 SPI/QSPI/MICROWIRE/DSP 兼容 可选循环冗余校验(CRC)错误检查
- 性能

模拟输入 ESD 可达 8kV 91dB SNR(500k SPS、2 倍过采样) 89.5dB SNR(1MSPS),-102dB THD ±0.8 LSB INL,±0.6 LSB DNL

低功耗:运行190mW,待机163mW

■ 温度范围: -40°C~125°C

### 应用

- 数据采集系统
- 电力线监控和保护系统
- 多轴定位系统
- 多相电机系统
- 仪表和控制系统

### 概述

CM2249 是一款 16 位、16 通道同步采样模拟数据采集系统。各通道均内置模拟输入钳位保护、二阶抗混叠滤波器、跟踪保持放大器、16 位 SAR ADC,内置了灵活的数字滤波器、2.5V 基准电压源、基准电压缓冲以及高速串行和并行接口。

CM2249 采用 5V 单电源供电,并且可以处理 ±10V 、 ±5V 和 ±2.5V 真双极性输入信号,同时所有通道均能 以高达 1MSPS 的吞吐速率采样。输入钳位保护电路可以承受高达 ±19.5V 的电压,1MΩ 的高输入阻抗以及 片内滤波器,可以极大简化外围电路设计。

### 架构框图



# 目录

| 封页                            | 1  | 通道选择                 | 29 |
|-------------------------------|----|----------------------|----|
| 特征                            | 1  | 硬件模式                 | 29 |
| 应用                            | 1  | 软件模式                 | 29 |
| 概述                            | 1  | 序列器                  | 31 |
| 架构框图                          | 1  | 硬件模式序列器              | 31 |
| 文档历史                          | 3  | 软件模式序列器              | 31 |
| 管脚配置和功能                       | 4  | 突发序列器                | 31 |
| 管脚配置                          | 4  | 诊断                   | 33 |
| 管脚功能                          | 4  | 电源监测                 | 33 |
| 绝对最大额定值                       | 10 | 接口自测                 | 33 |
| 电气规格                          | 11 | CRC                  | 33 |
| 时序规格                          | 14 | 数字接口                 | 35 |
| 通用时序规格                        | 14 | 并行接口                 |    |
| 并行模式时序规格                      | 16 | 读取转换结果               | 35 |
| 串行模式时序规格                      | 17 | 写寄存器数据               | 35 |
| 典型特征                          |    | 读寄存器数据               | 35 |
| 工作原理                          | 24 | 串行接口                 | 36 |
| 模拟输入                          |    | 读取转换结果               |    |
| 输入范围                          |    | 写寄存器数据               |    |
| 通道选择                          | 24 | 读寄存器数据               |    |
| 输入阻抗                          |    | 寄存器                  |    |
| 钳位保护                          |    | CONFIG (0x02)        |    |
| 抗混叠滤波器                        |    | CHANNEL (0x03)       |    |
| 内部/外部基准                       |    | RANGE A1 (0x04)      |    |
| ADC 传递函数                      |    | RANGE A2 (0x05)      | 40 |
| 数字滤波器                         |    | RANGE B1 (0x06)      |    |
| 功能与模式                         | 27 | RANGE B2 (0x07)      |    |
| 功耗模式                          |    | STACK (0x20 to 0x3F) |    |
| 工作模式                          | 27 |                      | 42 |
| 硬件模式                          | 27 | 应用                   |    |
| 软件模式                          |    |                      |    |
| 多功能管脚                         |    | 封装及订购信息              |    |
| 复位                            |    | 封装方式                 |    |
| 部分复位                          |    | 产品外形图                |    |
| 完全复位                          |    | 订购信息                 |    |
| · · · · · · · · · · · · · · · |    |                      |    |



# 文档历史

下表中列举了本文档自产品发布后的所有更新。

| 文档版本修订日期 |            | 内容描述    |
|----------|------------|---------|
| V1.0     | 2023-11-20 | 第一次正式发布 |



## | 管脚配置和功能

### 管脚配置

以下为 CM2249 LQFP80 封装管脚示意图:



图1管脚示意图

### 管脚功能

表1管脚功能描述

| 编号 | 名称     | 类型  | 说明                             |  |  |
|----|--------|-----|--------------------------------|--|--|
| 1  | V4BGND | GND | GND 模拟输入接地管脚。此管脚对应于模拟输入管脚 V4B。 |  |  |
| 2  | V4B    | Al  | 通道 4 模拟输入,ADC B。               |  |  |
| 3  | V5BGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V5B。     |  |  |
| 4  | V5B    | Al  | 通道 5 模拟输入,ADC B。               |  |  |



| 编号 | 名称     | 类型  | 说明                                                                                 |  |  |
|----|--------|-----|------------------------------------------------------------------------------------|--|--|
| 5  | AGND   | GND | 模拟电源地管脚。                                                                           |  |  |
| 6  | VCC    | PWR | 模拟电源电压,4.75V 至 5.25V。这是内部前端放大器和 ADC ρ核的电源电压。通过 0.1 μF 和 10 μF 并联去耦电容连接 AGND。       |  |  |
| 7  | V6B    | Al  | 通道 6 模拟输入,ADC B。                                                                   |  |  |
| 8  | V6BGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V6B。                                                         |  |  |
| 9  | V7B    | Al  | 通道7模拟输入,ADCB。                                                                      |  |  |
| 10 | V7BGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V7B。                                                         |  |  |
| 11 | V7AGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V7A。                                                         |  |  |
| 12 | V7A    | Al  | 通道7模拟输入,ADCA。                                                                      |  |  |
| 13 | V6AGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V6A。                                                         |  |  |
| 14 | V6A    | Al  | 通道 6 模拟输入,ADC A。                                                                   |  |  |
| 15 | VCC    | PWR | 模拟电源电压,4.75V 至 5.25V。这是内部前端放大器和 ADC 内核的电源电压。这些管脚应利用 0.1 μF 和 10 μF 并联电容去耦至 AGND。   |  |  |
| 16 | AGND   | GND | 模拟电源地管脚。                                                                           |  |  |
| 17 | V5A    | Al  | 通道 5 模拟输入,ADC A。                                                                   |  |  |
| 18 | V5AGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V5A。                                                         |  |  |
| 19 | V4A    | Al  | 通道 4 模拟输入,ADC A。                                                                   |  |  |
| 20 | V4AGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V4A。                                                         |  |  |
| 21 | V3AGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V3A。                                                         |  |  |
| 22 | V3A    | Al  | 通道 3 模拟输入,ADC A。                                                                   |  |  |
| 23 | V2AGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V2A。                                                         |  |  |
| 24 | V2A    | Al  | 通道 2 模拟输入,ADC A。                                                                   |  |  |
| 25 | V1AGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V1A。                                                         |  |  |
| 26 | V1A    | Al  | 通道 1 模拟输入,ADC A。                                                                   |  |  |
| 27 | VOAGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 VOA。                                                         |  |  |
| 28 | V0A    | Al  | 通道 0 模拟输入,ADC A。                                                                   |  |  |
| 29 | AGND   | GND | 模拟电源地管脚。                                                                           |  |  |
| 30 | VCC    | PWR | 模拟电源电压,4.75 V 至 5.25 V。这是内部前端放大器和 ADC 内核的电源电压,与 AGND 管脚之间加 0.1 μF 和 10 μF 并联的去耦电容。 |  |  |



| 编号                   | 名称                        | 类型   | 说明                                                                                                                                                                                           |  |  |
|----------------------|---------------------------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 31                   | REFCAP                    | А    | 基准电压缓冲输出管脚。通过低有效串联电阻 (ESR)的 10 μF 陶瓷电容将此管脚连接至 AGND,电容应尽可能靠近 REFCAP 管脚。此管脚上的电压典型值为 4 V。                                                                                                       |  |  |
| 32                   | REFGND                    | GND  | 基准电压接地管脚。此管脚应连接到 AGND。                                                                                                                                                                       |  |  |
| 33                   | REFINOUT                  | А    | 基准电压输入/输出。当 REFSEL 管脚设置为逻辑高电平时,此管脚提供 2.5 V 片内基准电压供外部使用。当 REFSEL 管脚设置为逻辑低电平时,禁用内部基准电压,2.5 V 外部基准电压施加到此输入端。无论使用内部还是外部基准电压,都需要将一个10 μF X5R 电容连接在 REFINOUT 管脚与 REFINOUTGND 之间且尽可能靠近 REFINOUT 管脚。 |  |  |
| 34                   | REFINOUTGND               | GND  | 基准电压对应的接地管脚。                                                                                                                                                                                 |  |  |
| 35                   | REFSEL                    | DI   | 内部/外部基准电压选择输入。如果此管脚设为逻辑高电平,则选择并使能内部基准电压模式。如果此管脚设为逻辑低电平,则内部基准电压禁用,必须将外部基准电压施加到 REFINOUT管脚。完全复位释放时,信号状态被锁存,需要再一次完全复位才能重新配置。                                                                    |  |  |
| 36                   | RESET                     | DI   | 复位输入。提供完全和部分复位选项。复位类型由RESET脉冲长度决定。 RESET保持低电平时,器件将被置于关断模式。                                                                                                                                   |  |  |
| 37                   | SEQEN                     | DI   | 通道序列器使能输入(仅硬件模式)。当 SEQEN 接低电平时,序列器禁用。当 SEQEN 为高电平时,序列器使能(硬件模式下功能受限)。详情参见"序列器"部分。芯片上电稳定后或者完全复位释放时,信号状态被锁存,需要再一次完全复位才能重新配置。<br>在软件模式下,此管脚必须连接到 DGND。                                           |  |  |
| 38<br>39             | HW_RNGSEL1,<br>HW_RNGSEL0 | DI   | 硬件/软件模式选择,硬件模式输入范围选择。完全复位时,硬件/软件模式选择被锁存。硬件模式下的范围选择不会被锁存。HW_RNGSELx=00:软件模式;模拟输入范围通过软件寄存器配置。HW_RNGSELx=01:硬件模式;模拟输入范围为±2.5 V。HW_RNGSELx=10:硬件模式;模拟输入范围为±5 V。HW_RNGSELx=11:硬件模式;模拟输入范围为±10 V。  |  |  |
| 40                   | SER/PAR                   | DI   | 串行/并行接口选择输入。如果此管脚与逻辑低电平相连,则选择并行接口。如果此管脚与逻辑高电平相连,则选择串行接口。芯片上电稳定后或者完全复位释放时,信号状态被锁存,需要再一次完全复位才能重新配置。                                                                                            |  |  |
| 41<br>42<br>43<br>44 | DB0<br>DB1<br>DB2<br>DB3  | DI/O | 在并行模式下,这些管脚是输出/输入并行数据位 DB3 至 DB0。<br>详情参见"并行接口"部分。在串行模式下,这些管脚必须与<br>DGND 相连。                                                                                                                 |  |  |



| 编号       | 名称         | 类型   | 说明                                                                                                                                                                                                                   |
|----------|------------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 45       | DB4/SER1W  | DI/O | 在并行模式下,此管脚充当三态并行数字输出/输入管脚。详情参见"并行接口"部分。<br>在串行模式下,此管脚决定串行输出是工作在 SDOA 和 SDOB上,还是仅工作在 SDOA 上。当SER1W为低电平时,串行输出仅工作在 SDOA 上。当SER1W为高电平时,串行输出工作在SDOA 和 SDOB上。芯片上电稳定后或者完全复位释放时,信号状态被锁存,需要再一次完全复位才能重新配置。                     |
| 46       | DB5/CRCEN  | DI/O | 在并行模式下,此管脚充当三态并行数字输入/输出。在串行模式下,此管脚用作 CRC 使能输入。完全复位释放时,CRCEN 信号状态被锁存,需要再一次完全复位才能重新配置。详情参见"数字接口"部分。<br>在串行模式下,当 CRCEN 为低电平时,转换结果之后无 CRC字;当 CRCEN 为高电平时,最后一个转换字之后会附加一个由CHSELx 配置的 CRC字。详情参见 CRC部分。在软件模式下,此管脚必须连接到 DGND。 |
| 47<br>48 | DB6<br>DB7 | DI/O | 在并行模式下,这些管脚充当三态并行数字输入/输出。详情参见"并行接口"部分。在串行模式下,这些管脚必须与 DGND 相连。                                                                                                                                                        |
| 49       | VDRIVE     | PWR  | 逻辑电源输入。此管脚的电源电压(2.3 V 至 3.6 V)决定逻辑接口的工作电压。通过 0.1 μF 和 10 μF 并联去耦电容连接至DGND。                                                                                                                                           |
| 50       | DGND       | GND  | 数字地。                                                                                                                                                                                                                 |
| 51       | REGGNDD    | GND  | 数字 LDO 的地。                                                                                                                                                                                                           |
| 52       | REGCAPD    | А    | 数字 LDO 输出,通过一个 $1\mu\text{F}$ 去耦电容连接至 REGGNDD。此管脚的电压典型值为 $1.9\text{V}$ 。                                                                                                                                             |
| 53<br>54 | DB8<br>DB9 | DI/O | 在并行模式下,这些管脚充当三态并行数字输入/输出。详情参见"并行接口"部分。<br>在串行模式下,这些管脚必须与 DGND 相连。                                                                                                                                                    |
| 55       | DB10/SDI   | DI/O | 在并行模式下,此管脚充当三态并行数字输入/输出。详情参见"并行接口"部分。在硬件串行模式下,此管脚应与 DGND 相连。<br>在串行模式下,此管脚用作 SPI 接口的数据输入。                                                                                                                            |
| 56       | DB11/SDOB  | DI/O | 在并行模式下,此管脚充当三态并行数字输入/输出。详情参见<br>"并行接口"部分。<br>在串行模式下,此管脚用作 SDOB,输出串行转换数据。                                                                                                                                             |
| 57       | DB12/SDOA  | DI/O | 在并行模式下,此管脚充当三态并行数字输入/输出。详情参见<br>"并行接口"部分。<br>在串行模式下,此管脚用作 SDOA,输出串行转换数据。                                                                                                                                             |



| 编号             | 名称                               | 类型   | 说明                                                                                                                                                           |
|----------------|----------------------------------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 58<br>59<br>60 | DB13/OS0<br>DB14/OS1<br>DB15/OS2 | DI/O | 在并行模式下,这些管脚充当三态并行数字输入/输出。详情参见"并行接口"部分。<br>在串行硬件模式下,这些管脚控制过采样设置。芯片上电稳定后或者完全复位释放时,信号状态被锁存,需要再一次完全复位才能重新配置。详情参见"数字滤波器"部分。<br>在软件串行模式下,这些管脚必须连接到 DGND。           |
| 61             | WR/BURST                         | DI   | 写入/突发模式使能。<br>在软件并行模式下,此管脚用作并行接口的WR。<br>在硬件并行或串行模式下,此管脚使能 BURST 模式。芯片上电<br>稳定后或者完全复位释放时,信号状态被锁存,需要再一次完<br>全复位才能重新配置。详情参见"突发序列器"部分。<br>在软件串行模式下,此管脚应连接到 DGND。 |
| 62             | SCLK/RD                          | DI   | 串行时钟输入/并行数据读取控制输入。在串行模式下,此管脚用作数据传输的串行时钟输入。CS下降沿使数据输出线路SDOA和SDOB脱离三态,并输出转换结果的MSB。SCLK上升沿将随后的所有数据位逐个送至串行数据输出SDOA和SDOB。<br>在并行模式下,如果CS和RD均处于逻辑低电平,则使能输出总线。      |
| 63             | CS                               | DI   | 在并行模式下,如果CS和RD均处于逻辑低电平,则会使能 DBx<br>输出总线,转换结果通过并行数据总线输出。<br>在串行模式下,CS低电平使能串行读取帧传输。                                                                            |
| 64<br>65<br>66 | CHSEL0<br>CHSEL1<br>CHSEL2       | DI   | 在硬件模式下,选择下一转换的输入通道。例如,CHSELx = 0x000 选择 V0A 和 V0B 进行下一转换; CHSELx = 0x001 选择 V1A 和 V1B 进行下一转换。 在软件模式下,这些管脚必须连接到 DGND。                                         |
| 67             | BUSY                             | DO   | ADC 转换指示信号。CONVST 上升沿之后,此管脚变为逻辑高电平,表示转换过程已开始。BUSY 输出保持高电平,直到当前选定通道的转换过程完成为止。BUSY 下降沿将转换数据锁存至输出数据寄存器。数据必须在BUSY 变为低电平之后读取。当BUSY 信号为高电平时,CONVST 的上升沿不起作用。       |
| 68             | CONVST                           | DI   | 对于选定的模拟输入对,当 CONVST 从低电平变为高电平时,转换启动。当突发模式和过采样模式被禁用时,每次 CONVST 从低电平变为高电平都会转换一对通道。在序列器模式下,当 突发模式或过采样模式使能时,只需 CONVST 从低电平变为高电平一次即可完成所需数量的转换。                    |
| 69             | REGGND                           | GND  | 内部模拟 LDO 的地。                                                                                                                                                 |
| 70             | REGCAP                           | А    | 内部模拟 LDO 输出,通过一个 1 µF 去耦电容连接至<br>REGGND。此管脚的电压典型值为 1.9 V。                                                                                                    |



| 编号 | 名称     | 类型  | 说明                                                                               |
|----|--------|-----|----------------------------------------------------------------------------------|
| 71 | VCC    | PWR | 模拟电源电压,4.75V 至 5.25V。这是内部前端放大器和 ADC 内核的电源电压。这些管脚应利用 0.1 μF 和 10 μF 并联电容去耦至 AGND。 |
| 72 | AGND   | GND | 模拟电源地管脚。                                                                         |
| 73 | V0B    | Al  | 通道 0 模拟输入,ADC B。                                                                 |
| 74 | V0BGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V0B。                                                       |
| 75 | V1B    | Al  | 通道1模拟输入,ADCB。                                                                    |
| 76 | V1BGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V1B。                                                       |
| 77 | V2B    | Al  | 通道 2 模拟输入,ADC B。                                                                 |
| 78 | V2BGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V2B。                                                       |
| 79 | V3B    | Al  | 通道 3 模拟输入,ADC B。                                                                 |
| 80 | V3BGND | GND | 模拟输入接地管脚。此管脚对应于模拟输入管脚 V3B。                                                       |



# | 绝对最大额定值

|                 | 参数                 | 最小值   | 最大值        | 单位 |  |  |  |
|-----------------|--------------------|-------|------------|----|--|--|--|
| 温度              | 温度                 |       |            |    |  |  |  |
| 工作温度            |                    | -40   | 125        | °C |  |  |  |
| 存储温度            |                    | -65   | 150        | °C |  |  |  |
| 结温              |                    |       | 150        | °C |  |  |  |
| 同法旭             | 铅锡焊接温度(10 秒到 30 秒) |       | 240        | °C |  |  |  |
| 回流焊             | 无铅焊接温度             |       | 260        | °C |  |  |  |
| 耐压              |                    |       |            |    |  |  |  |
| VCC 至 AG        | ND                 | -0.3  | 6.5        | V  |  |  |  |
| VDRIVE 至        | AGND               | -0.3  | VCC+0.3    | V  |  |  |  |
| 模拟输入时           | 包压至 AGND           | -19.5 | 19.5       | V  |  |  |  |
| 数字输入时           | 电压至 AGND           | -0.3  | VDRIVE+0.3 | V  |  |  |  |
| 数字输出的           | 电压至 AGND           | -0.3  | VDRIVE+0.3 | V  |  |  |  |
| REFINOUT 至 AGND |                    | -0.3  | VCC+0.3    | V  |  |  |  |
| ESD             | ESD                |       |            |    |  |  |  |
| 除模拟输入外的所有管脚     |                    | 4500  |            | V  |  |  |  |
| НВМ             | 仅模拟输入管脚            | 8000  |            | V  |  |  |  |
| CDM             |                    | 750   |            | V  |  |  |  |



# 电气规格

默认条件:  $V_{REF}$  = 2.5V 外部/内部基准电压,VCC = 4.75V 至 5.25V,VDRIVE = 2.3V 至 3.6V, $f_{SAMPLE}$  = 1MSPS, TA = -40°C 至 +125°C。

| 参数      | 测试条件                            | 最小值  | 典型值    | 最大值   | 单位    |
|---------|---------------------------------|------|--------|-------|-------|
| 动态性能    |                                 |      |        |       |       |
|         | 无过采样,±10V 范围                    | 88.5 | 89.5   |       | dB    |
|         | 无过采样,±5V 范围                     |      | 88.7   |       | dB    |
| CNID    | 无过采样,±2.5V 范围                   |      | 86.7   |       | dB    |
| SNR     | OSR=2,±10V 范围                   |      | 91     |       | dB    |
|         | OSR=4,±10V 范围                   |      | 92.5   |       | dB    |
|         | OSR=8,±10V 范围                   |      | 94     |       | dB    |
|         | 无过采样,±10V 范围                    | 87.8 | 89.4   |       | dB    |
| SNDR    | 无过采样,±5V 范围                     |      | 88.6   |       | dB    |
|         | 无过采样,±2.5V 范围                   |      | 86.6   |       | dB    |
|         | 无过采样,±10V 范围                    |      | -102   | -96.5 | dB    |
| THD     | 无过采样,±5V 范围                     |      | -105.7 |       | dB    |
|         | 无过采样,±2.5V 范围                   |      | -104.2 |       | dB    |
|         | ±10V 范围                         | 100  | 109.8  |       | dB    |
| SFDR    | ±5V 范围                          |      | 107.9  |       | dB    |
|         | ±2.5V 范围                        |      | 103.7  |       | dB    |
| IMP     | fa=1kHz,fb=1.1kHz,二阶项           |      | -109.4 |       | dB    |
| IMD     | fa=1kHz,fb=1.1kHz,三阶项           |      | -110.9 |       | dB    |
| 通道隔离度   | 未选中通道的 f <sub>IN</sub> 不超过 5kHz |      | -109   |       | dB    |
| 模拟输入滤波器 |                                 |      |        |       | •     |
|         | -3dB,±10V 范围                    |      | 39.2   |       | kHz   |
| 人共变共安   | -3dB,±5V/±2.5V 范围               |      | 30     |       | kHz   |
| 全功率带宽   | -0.1dB,±10V 范围                  |      | 6.1    |       | kHz   |
|         | -0.1dB,±5V/±2.5V 范围             |      | 4.3    |       | kHz   |
|         | ±10V 范围                         |      | 5.8    |       | μs    |
| 相位延迟    | ±5V 范围                          |      | 6.4    |       | μs    |
|         | ±2.5V 范围                        |      | 6.5    |       | μs    |
| 相位延迟漂移  | ±10V 范围                         |      | ±0.42  |       | ns/°C |



| 参数               | 测试条件             | 最小值 | 典型值  | 最大值   | 单位     |
|------------------|------------------|-----|------|-------|--------|
|                  | ±10V 范围          |     | 3.7  |       | ns     |
| 相位延迟匹配(双路 同步对)   | ±5V 范围           |     | 4.5  |       | ns     |
|                  | ±2.5V 范围         |     | 4.6  |       | ns     |
| 直流精度             |                  |     |      |       |        |
| DNL              | 外部基准电压源          |     | ±0.6 | ±0.99 | LSB    |
| INL              | 外部基准电压源          |     | ±0.8 | ±2    | LSB    |
|                  | ±10V 范围(典型值)     |     | ±5   |       | LSB    |
| TUE              | ±5V 范围(典型值)      |     | ±7   | ,     | LSB    |
|                  | ±2.5V 范围(典型值)    |     | ±10  | ,     | LSB    |
|                  | 外部基准电压源,±10V 范围  |     | ±4.5 |       | LSB    |
| PFS              | 外部基准电压源,±5V 范围   |     | ±2.1 | ±12   | LSB    |
|                  | 外部基准电压源,±2.5V 范围 |     | ±1.8 |       | LSB    |
|                  | 内部基准电压源,±10V 范围  |     | ±10  |       | LSB    |
| PFS 漂移           | 外部基准电压源          |     | ±1.8 |       | ppm/°C |
| FF3 /赤杉          | 内部基准电压源          |     | ±5   |       | ppm/°C |
|                  | ±10V 范围          |     | 5.21 | 10.5  | LSB    |
| PFS 匹配           | ±5V 范围           |     | 5.4  |       | LSB    |
|                  | ±2.5V 范围         |     | 10.8 |       | LSB    |
|                  | 外部基准电压源,±10V 范围  |     | ±0.4 | ±8    | LSB    |
| 双极性零代码误差         | 外部基准电压源,±5V 范围   |     | ±2.3 | ±4    | LSB    |
|                  | 外部基准电压源,±2.5V 范围 |     | ±5.7 | ±15   | LSB    |
|                  | ±10V 范围          |     | ±3.5 |       | μV/°C  |
| 双极性零代码误差漂<br>  移 | ±5V 范围           |     | ±1.9 |       | μV/°C  |
|                  | ±2.5V 范围         |     | ±1.1 |       | μV/°C  |
|                  | 外部基准电压源,±10V 范围  |     | ±1.3 |       | LSB    |
| 双极性零代码误差匹<br>  配 | 外部基准电压源,±5V 范围   |     | ±5   |       | LSB    |
|                  | 外部基准电压源,±2.5V 范围 |     | ±8   |       | LSB    |
|                  | 外部基准电压源,±10V 范围  |     | ±5   |       | LSB    |
| NFS              | 外部基准电压源,±5V 范围   |     | ±2.5 | ±12   | LSB    |
|                  | 外部基准电压源,±2.5V 范围 |     | ±2.3 |       | LSB    |
|                  | 内部基准电压源,±10V 范围  |     | ±10  |       | LSB    |



| 参数        | 测试条件     | 最小值    | 典型值    | 最大值    | 单位     |
|-----------|----------|--------|--------|--------|--------|
| NLC ;=15  | 外部基准电压源  |        | ±1.8   |        | ppm/°C |
| NFS 漂移    | 内部基准电压源  |        | ±5     |        | ppm/°C |
|           | ±10V 范围  |        | 6.02   | 11     | LSB    |
| NFS 匹配    | ±5V 范围   |        | 5.6    |        | LSB    |
|           | ±2.5V 范围 |        | 10.2   |        | LSB    |
| 模拟输入      |          | •      |        |        |        |
|           | ±10V 范围  |        | ±10.67 |        | μΑ     |
| 模拟输入电流    | ±5V 范围   |        | ±5.47  |        | μΑ     |
|           | ±2.5V 范围 |        | ±2.81  |        | μΑ     |
| 输入电容      |          |        | 10     |        | pF     |
| 输入阻抗      |          |        | 1      |        | МΩ     |
| 输入阻抗漂移    |          |        | 20     |        | ppm/°C |
| 基准电压输入/输出 |          | •      |        |        | _      |
| 基准输入电压范围  |          | 2.495  | 2.5    | 2.505  | V      |
| 基准输出电压    |          | 2.4995 | 2.5    | 2.5005 | V      |
| 基准源温度系数   |          |        | 7      |        | ppm/°C |
| 电源要求      |          |        |        |        | •      |
| VCC       |          | 4.75   |        | 5.25   | V      |
| VDRIVE    |          | 2.3    |        | 3.6    | V      |
|           | 待机模式     |        | 32.7   |        | mA     |
| IVCC      | 转换模式     |        | 38     | 55     | mA     |
|           | 关断模式     |        | 0.15   |        | μΑ     |
|           | 待机模式     |        | 4.3    |        | nA     |
| IVDRIVE   | 转换模式     |        | 196    | 1000   | μΑ     |
|           | 关断模式     |        | 3.8    |        | nA     |
|           | 待机模式     |        | 163.5  |        | mW     |
| 功耗        | 转换模式     |        | 190.6  |        | mW     |
|           | 关断模式     |        | 0.76   |        | μW     |



# 时序规格

## 通用时序规格

| 参数                         | 描述                                             | 最小值     | 典型值 | 最大值  | 单位 |
|----------------------------|------------------------------------------------|---------|-----|------|----|
| t <sub>CYCLE</sub>         | 连续 CONVST 上升沿之间的最短时间(不包括<br>突发和过采样模式)          | 1       |     | μs   |    |
| t <sub>CONV_LOW</sub>      | CONVST 低电平脉冲宽度                                 | 50      |     |      | ns |
| t <sub>CONV_HIGH</sub>     | CONVST 高电平脉冲宽度                                 | 50      |     |      | ns |
| t <sub>BUSY_DELAY</sub>    | CONVST 高电平到 BUSY 高电平(手动模式)                     |         |     | 32   | ns |
| t <sub>CS_SETUP</sub>      | BUSY 下降沿到 CS 下降沿建立时间                           | 20      |     |      | ns |
| t <sub>CH_SETUP</sub>      | 硬件模式下 CHSELx 的通道选择建立时间                         | 50      |     |      | ns |
| t <sub>CH_HOLD</sub>       | 硬件模式下 CHSELx 的通道选择保持时间                         | 20      |     |      | ns |
| t <sub>CONV</sub>          | 选定通道对的转换时间                                     |         | 620 |      | ns |
| t <sub>ACQ</sub>           | 选定通道对的采集时间                                     |         | 380 |      | ns |
| t <sub>QUIET</sub>         | CS 上升沿到下一个 CONVST 上升沿                          | 50      |     |      | ns |
|                            | 部分复位,RESET 低电平脉冲宽度                             | 200     |     | 1100 | ns |
| t <sub>RESET_LOW</sub>     | 完全复位,RESET 低电平脉冲宽度                             | 1250    |     |      | ns |
|                            | 部分复位,RESET 高电平到 CONVST 上升沿之间的时间                | 50      |     |      | ns |
| t <sub>DEVICE_</sub> SETUP | 完全复位,RESET 高电平到 CONVST 上升沿之间的时间                |         |     |      | ms |
|                            | 部分复位,对于写操作,RESET 高电平到 CS<br>之间的时间              | 50      |     | ns   |    |
| t <sub>WRITE</sub>         | 完全复位,对于写操作,RESET 高电平到 CS<br>之间的时间              | 3.7     |     |      | ms |
| t <del></del> _wait        | 稳定 VCC/VDRIVE 到 RESET 释放之间的时间                  | 1       |     |      | ms |
| ±                          | 部分复位,建立时间                                      | 10      |     |      | ns |
| t <sub>RESET_</sub> SETUP  | 完全复位,建立时间                                      | 0.05    |     |      | ms |
| +                          | 部分复位,保持时间                                      | 10      |     |      | ns |
| t <sub>RESET_</sub> HOLD   | 完全复位,保持时间                                      | 1.7     |     |      | ms |
| t <sub>PORN_SETUP</sub>    | VCC/VDRIVE 达到稳定前被查询硬件输入必须<br>保持稳定的时间           | 必须 0.05 |     |      | ms |
| t <sub>PORN_HOLD</sub>     | VCC/VDRIVE 达到稳定后被查询硬件输入必须<br>保持稳定的时间           | 1.7     |     | ms   |    |
| t <sub>CFG_SETUP</sub>     | 硬件模式改变通道,在 BUSY 下降沿前,<br>CHSEL 被查询硬件输入必须保持稳定时间 | 50      |     |      | ns |



| 参数                    | 描述                                             | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------------|------------------------------------------------|-----|-----|-----|----|
| t <sub>CFG_HOLD</sub> | 硬件模式改变通道,在 BUSY 下降沿后,<br>CHSEL 被查询硬件输入必须保持稳定时间 | 50  |     |     | ns |



图 2 所有接口的通用时序图



图 3 复位时序图





图 4 芯片上电配置锁存

## 并行模式时序规格

| 参数                       | 描述                          | 最小值 | 典型值 | 最大值 | 单位 |
|--------------------------|-----------------------------|-----|-----|-----|----|
| t <sub>RD_SETUP</sub>    | CS 下降沿到 RD 下降沿建立时间          | 0   |     |     | ns |
| t <sub>RD_HOLD</sub>     | RD 上升沿到 CS 上升沿保持时间          | 0   |     |     | ns |
| t <sub>RD_HIGH</sub>     | RD 高电平脉冲宽度                  | 10  |     |     | ns |
| t <sub>RD_LOW</sub>      | RD 低电平脉冲宽度                  | 30  |     |     | ns |
| t <sub>DOUT_SETUP</sub>  | RD 下降沿后的数据访问时间              |     |     | 31  | ns |
| t <sub>DOUT_3STATE</sub> | CS 上升沿到 DBx 高阻抗状态           |     |     | 10  | ns |
| t <sub>WR_SETUP</sub>    | CS 到 WR 建立时间                | 0   |     |     | ns |
| t <sub>WR_HIGH</sub>     | WR 高电平脉冲宽度                  | 20  |     |     | ns |
| t <sub>WR_LOW</sub>      | WR 低电平脉冲宽度                  | 30  |     |     | ns |
| t <sub>WR_HOLD</sub>     | CS 到 WR 的保持时间               | 0   |     |     | ns |
| t <sub>DIN_SETUP</sub>   | 配置数据到 WR 建立时间               | 30  |     |     | ns |
| t <sub>DIN_HOLD</sub>    | 配置数据到 WR 保持时间               | 10  |     |     | ns |
| t <sub>CONF_SETTLE</sub> | 配置数据稳定时间,WR 上升沿到 CONVST 上升沿 | 20  |     |     | ns |





图 5 并行读时序图



图 6 并行写时序图

## 串行模式时序规格

| 参数                             | 描述                                  | 最小值                 | 典型值 | 最大值   | 单位  |
|--------------------------------|-------------------------------------|---------------------|-----|-------|-----|
| f <sub>SCLK</sub> <sup>1</sup> | SCLK 频率                             |                     |     | 40/50 | MHz |
| t <sub>SCLK</sub>              | 最短 SCLK 周期                          | 1/f <sub>SCLK</sub> |     |       |     |
| 1                              | CS 到 SCLK 下降沿建立时间,VDRIVE 高于<br>3.3V | 10                  |     |       | ns  |
| t <sub>SCLK_SETUP</sub> 1      | CS 到 SCLK 下降沿建立时间,VDRIVE 高于<br>2.3V | 10                  |     |       | ns  |
| t <sub>SCLK_HOLD</sub>         | SCLK 到 CS 上升沿保持时间                   | 10                  |     |       | ns  |



| 参数                                    | 描述                                   | 最小值  | 典型值 | 最大值 | 单位 |
|---------------------------------------|--------------------------------------|------|-----|-----|----|
| t <sub>SCLK_LOW</sub>                 | SCLK 低电平脉宽                           | 8    |     |     | ns |
| t <sub>SCLK_HIGH</sub>                | SCLK 高电平脉宽                           | 9    |     | ,   | ns |
| ± 1                                   | SCLK 上升沿后的数据输出访问时间,VDRIVE<br>高于 3.3V |      |     | 7.8 | ns |
| t <sub>DOUT_</sub> SETUP <sup>1</sup> | SCLK 上升沿后的数据输出访问时间,VDRIVE<br>高于 2.3V |      |     | 9.5 | ns |
| t <sub>DOUT_HOLD</sub>                | SCLK 上升沿后的数据输出保持时间                   | 3.45 |     |     | ns |
| t <sub>DIN_SETUP</sub>                | SCLK 下降沿前的数据输入建立时间                   | 8    |     | ,   | ns |
| t <sub>DIN_HOLD</sub>                 | SCLK 下降沿后的数据输入保持时间                   | 8    |     |     | ns |
| t <sub>DOUT_3STATE</sub>              | CS 上升沿到 SDOx 高阻抗状态                   |      |     | 10  | ns |

说明: 1 随 VDRIVE 和负载电容的大小影响。



图 7 串行时序图



## 典型特征



图 8 典型 INL 误差, ±10V 范围



图 10 典型 DNL 误差, ±10V 范围



图 12 零输入直方图, ±10V 范围



图 9 典型 INL 误差, ±5V 范围



图 11 典型 DNL 误差, ±5V 范围



图 13 零输入直方图, ±5V 范围

0



图 14 零输入直方图, ±2.5V 范围



FREQUENCY (kHz) 图 16 FFT, ±5V 范围





图 15 FFT, ±10V 范围



图 17 CMRR 的频率特性



图 19 SINAD 的温度特性





图 20 THD 的温度特性



图 22 双极性零代码误差的温度特性



图 24 NFS 误差的温度特性



图 21 IVCC 电流的采样频率特性



图 23 双极性零误差匹配的温度特性



图 25 PFS 误差的温度特性



图 26 PFS/NFS 误差匹配的温度特性, ±10V 范围



图 28 不同过采样率下 SNR 与 OSR 的关系



图 30 不同电源电压下模拟输入电流的温度特性



图 27 通道隔离度



图 29 静态 VDRIVE 电流的温度特性



图 31 静态/动态 IVCC 电流的温度特性





图 32 动态 VDRIVE 电流的温度特性



### 工作原理

CM2249 是一款采用高速、低功耗逐次逼近型(SAR)模数转换器的数据采集系统,可以对 16 个模拟输入端选择进行双通道同步采样,信号输入范围可选配为±2.5V、±5V或者±10V。CM2249 采用单电源供电,但其所有模拟输入通道均可以接受真双极性输入信号。

芯片内置输入钳位保护、可编程放大器、一阶抗混叠 滤波器、内部基准电压、基准电压缓冲器、双通道高 速 ADC、数字滤波器以及高速并行和串行接口。

通过配置 HW\_RNGSEL1、 HW\_RNGSEL0 两个管脚,可选择芯片工作在硬件模式或者软件模式。硬件模式下,CM2249 通过外部管脚实现芯片基础功能性能的配置;软件模式下,通过配置寄存器,可以实现更丰富的功能性能配置。

### 模拟输入

#### 输入范围

如果 HW\_RNGSEL0 和 HW\_RNGSEL1 在芯片上电或者 完全复位时被锁存为低电平,则芯片进入软件工作模 式,其模拟输入范围由输入范围寄存器决定(参见 "寄存器说明"章节);否则,芯片工作在硬件模 式,模拟输入范围根据以下真值表确定:

表 2 模拟输入范围选择

| 模拟输入范围 | HW_RNGSEL1 | HW_RNGSEL0 |
|--------|------------|------------|
| 寄存器配置  | 0          | 0          |
| ±2.5V  | 0          | 1          |
| ±5V    | 1          | 0          |
| ±10V   | 1          | 1          |



#### 说明:

硬件模式下,这两个管脚的电平会立刻影响模 拟输入范围。建议提前确定管脚配置,避免转 换过程中进行模拟输入范围的更改。

#### 诵道选择

CM2249 内部有两同步采样 16 位 ADC,每个 ADC 有 8 个模拟输入通道,总共 16 通道模拟输入。此外,CM2249 还内置片内诊断通道用于监测 VCC 电源以及片内可调低压差稳压器。在硬件模式下通过 CHSELx 管脚选择待转换的通道,软件模式下通过通道寄存器选择待转换的通道。要对诊断通道进行转换,必须使用软件模式。待转换通道可以动态调整,也可以采用

片内序列器功能进行预设。在硬件模式下,只有对应的 A和 B通道进行同步采样,即通道 VOA 是和 VOB 一同采样。在软件模式下,可以选择任意 A通道与任意 B通道一起进行同步采样。

#### 输入阻抗

CM2249 的模拟输入阻抗均为 1MΩ 的固定输入阻抗,不随芯片采样频率的变化而变化。高模拟输入阻抗可以使信号源或者传感器不经过外部驱动放大器而直接输入芯片进行转换,大大简化客户的硬件设计。

#### 钳位保护

图 33 所示的各通道模拟输入均含有钳位保护电路,允许过压达到 ±19.5V。图 34 显示了钳位电路的电压电流特性曲线。当输入电压不超过 ±19.5V 时,钳位电路不会开启,输入电流不会激增。当输入电压超过 ±19.5V 时,钳位电路开启,模拟通道输入电流快速增加。



图 33 模拟输入电路



图 34 输入钳位电路 V-I 特性曲线

对于输入电压超过 ±19.5V 的应用,可以在输入端串 联电阻解决。值得注意的是,如果模拟输入通道 Vx 上 添加了一个串联电阻,则其对应的模拟输入 GND 管



脚,VxGND 上也需要串联一个与之相等的电阻。如果不添加这个电阻,该通道将出现额外的失调误差。



图 35 模拟输入电阻匹配

#### 抗混叠滤波器

CM2249 还提供了模拟抗混叠滤波器。在 ±10V 的范围内,-3dB 带宽的典型值为 39.2kHz,在 ±5V 的范围内,-3dB 带宽典型值为 30kHz。



图 36 模拟抗混叠滤波器频率响应

### 内部/外部基准

CM2249 内置了一个 2.5V 的 Bandgap 基准电压源。 REFINOUT 管脚既可以使用该 2.5V 的基准电压,也允许从外部施加一个 2.5V 的基准电压。REFSEL 管脚实现对基准源的配置,如果此管脚设置为逻辑高,则选择并使能内部基准电压;如果此管脚设置为逻辑低电平,内部基准电压将被禁用,必须从外部施加一个基准电压到 REFINOUT 管脚。无论使用内部基准还是外部基准模式,都需要在 REFINOUT 管脚与REFINOUTGND 之间连接 10μF 的去耦电容。当CM2249 配置为外部基准电压模式时,REFINOUT 管脚为高输入阻抗管脚。

CM2249 内置了一个基准电压缓冲器,缓冲器可以将基准电压放大至约 4V。REFCAP 和 REFGND 之间需要连接一个 10uF 陶瓷去耦电容,并尽量放在靠近芯片的位

置。如果系统其他地方需要使用内部基准电压,则必须在外部对其进行缓冲后再连接到其他外部电路。



图 37 基准电压电路

### ADC 传递函数

CM2249 的 LSB 大小取决于 FSR 的大小,即 FSR/65536,其输出转换值的编码方式为二进制补码。

ADC 在±10V RANGE、±5V RANGE、±2.5V RANGE 的传递函数为:

$$\pm 2.5V$$
 CODE =  $\frac{V_{IN}}{2.5V} \times 32768 \times \frac{2.5V}{REFINOUT}$   
 $\pm 5V$  CODE =  $\frac{V_{IN}}{5V} \times 32768 \times \frac{2.5V}{REFINOUT}$   
 $\pm 10V$  CODE =  $\frac{V_{IN}}{10V} \times 32768 \times \frac{2.5V}{REFINOUT}$ 



图 38 传递特性

| RANGE | +FS   | MIDSCALE | -FS   | LSB   |
|-------|-------|----------|-------|-------|
| ±10V  | +10V  | 0V       | -10V  | 305μV |
| ±5V   | +5V   | 0V       | -5V   | 152μV |
| ±2.5V | +2.5V | 0V       | -2.5V | 76μV  |



### 数字滤波器

芯片内置一可选数字滤波器,可提供最高 128 倍的过采样。在使用较低吞吐率或需要更高信噪比或更宽动态范围的应用中,需要使用该滤波器。数字滤波器的过采样率在硬件模式下由过采样管脚 OS2 至 OS0 (OSx) 控制,在软件模式下由配置寄存器中的 OS 位控制。

下表提供了不同过采样率的配置方式以及相应信噪比性能。

表 3 不同过采样率下 SNR 性能

| OSx 管  | OSR  | 典     | 型 SNR(d | B)   |
|--------|------|-------|---------|------|
| 脚/OS 位 | USK  | ±2.5V | ±5V     | ±10V |
| 000    | 无过采样 | 86.5  | 88.8    | 89.6 |
| 001    | 2    | 87.6  | 90.1    | 91.2 |
| 010    | 4    | 88.7  | 91.3    | 92.7 |
| 011    | 8    | 89.5  | 92.5    | 93.7 |
| 100    | 16   | 91.2  | 93.8    | 94.9 |
| 101    | 32   | 92.7  | 95      | 95.9 |
| 110    | 64   | 94    | 95.9    | 96.4 |
| 111    | 128  | 94.9  | 96.3    | 96.7 |

在硬件模式下,完全复位释放时,OSx 管脚上的信号配置情况决定了要使用的过采样率;在软件模式下,

配置寄存器中的 OS 位完成配置后,过采样率立刻生效,且对所有通道均使能过采样。

如果 OSx 管脚/OS 位选择 8 倍过采样,则 CONVST 上升沿完成选定通道的第一次采样,该通道的其余 7 次采样由内部产生的采样信号完成。8 次采样全部完成后,对这些样本求平均值,以改进 SNR 性能。随着过采样率提高,-3 dB 带宽降低,容许的采样频率也降低。转换时间随着过采样率提高而线性增加。

如果用户在启用了过采样的同时使能了序列器模式或突发模式,则芯片会对每个通道都进行过采样处理。

图 39 为芯片不同过采样率所对应的典型 SNR 性能。



图 39 SNR 与 OSR 的关系图



### 力能与模式

### 功耗模式

CM2249 有三种功耗模式:转换模式、待机模式和关断模式。

在转换模式下,2个 ADC 同时进行转换,典型功耗为190.6mW。

在待机模式下,ADC 处于低功耗状态,但采样电路仍然保持在工作状态,以便能够随时响应 CONVST 信号立即进入转换模式。待机模式下功耗略有降低,典型功耗为 163.5mW。

在关断模式下,大部分电路模块均关断,所有寄存器清零并复位至默认值,此时芯片的典型功耗为0.76μW。CM2249 在完全复位时(RESET 管脚保持低电平超过1250ns)即进入关断模式。当 RESET 管脚从低电平变为高电平时,芯片退出关断模式,进入待机模式。退出关断模式后,需要一定等待时间才能执行特定操作:执行寄存器写操作的等待时间约为5ms,执行转换的等待时间为12ms。

### 工作模式

CM2249 支持两种工作模式:硬件模式和软件模式。 当芯片完全复位完成,RESET 管脚从低电平变为高电 平时,HW\_RNGSELx 管脚的逻辑电平决定工作模式。 如果 HW\_RNGSELx = 2'b00,则芯片进入软件模式, 其它值都会将芯片配置为硬件模式,只是模拟输入范 围根据 HW\_RNGSELx 的不同取值而不同,如表 2 所示。工作模式配置完成后,如果想切换到另外一种工作模式,必须通过 RESET 管脚执行完全复位。

#### 硬件模式

硬件模式时,所有功能都是通过管脚进行配置。为了配置芯片的功能,完全复位后会检查以下信号的逻辑电平: CRC、BURST、SEQEN和OSx。表4汇总了不同工作模式下,完全复位释放时管脚信息锁存情况。完成配置后,如果需要变更为另一种配置,必须通过RESET管脚执行完全复位。根据所选的接口类型,可用功能可能会受到限制。

复位释放时会查询 CHSELx 管脚状态,以决定初始转换的模拟输入通道,或配置序列器的初始设置。正常工作期间可以对以上设置进行重新配置,方法是在CONVST 上升沿之前设置 CHSELx 信号电平并保持不变,直到 BUSY 再次变为低电平。

HW\_RNGSELx 信号控制所有 16 个模拟输入通道的模拟输入范围。这些管脚的逻辑状态改变会立即影响模拟输入范围,并且模拟输入范围改变后,还有典型值约为 120 μs 的建立时间要求。因此建议通过硬连线方式预先设置好每个通道所需要的输入范围。



#### 注意:

硬件模式下禁止访问片内寄存器。

表 4 锁存的硬件信号汇总

| 信号                      | 完全复位彩 | 完全复位释放时锁存 |      | ¥放时锁存 | BUSY 下降沿锁存 |      |
|-------------------------|-------|-----------|------|-------|------------|------|
| 百亏                      | 硬件模式  | 软件模式      | 硬件模式 | 软件模式  | 硬件模式       | 软件模式 |
| HW_RNGSELx <sup>1</sup> | 是     | 是         |      |       |            |      |
| REFSEL                  | 是     | 是         |      |       |            |      |
| SEQEN                   | 是     | 否         |      |       |            |      |
| SER/PAR                 | 是     | 是         |      |       |            |      |
| CRCEN                   | 是     | 否         |      |       |            |      |
| OSx                     | 是     | 否         |      |       |            |      |
| BURST                   | 是     | 否         |      |       |            |      |
| CHSELx                  |       |           | 是    | 否     | 是          | 否    |
| SER1W                   | 是     | 是         |      |       |            |      |

<sup>1:</sup>只对软硬件模式选择的配置进行锁存,输入范围的配置即时生效。



#### 软件模式

软件模式下,除了接口类型和基准电压选择必须通过 相应管脚配置外,芯片的所有配置都要通过片内寄存 器进行设置。

### 多功能管脚

CM2249 部分管脚具备双功能,具体功能取决于芯片的工作模式以及接口模式,如表 5 所示。

表 5 管脚功能概览

|                        | 工作模式                    |                         |                         |                         |  |
|------------------------|-------------------------|-------------------------|-------------------------|-------------------------|--|
| 管脚                     | 软件模式,HW_                | _RNGSELx = 00           | 硬件模式,HW_RNGSELx ≠ 00    |                         |  |
|                        | 串行,SER/PAR=1            | 并行,SER/PAR = 0          | 串行,SER/PAR = 1          | 并行,SER/PAR = 0          |  |
| CHSELx                 | 无功能,连接到<br>DGND         | 无功能,连接到<br>DGND         | CHSELx                  | CHSELx                  |  |
| SCLK/RD                | SCLK                    | RD                      | SCLK                    | RD                      |  |
| WR/BURST               | 连接到 DGND                | WR                      | BURST                   | BURST                   |  |
| DB15/OS0 至<br>DB13/OS2 | 连接到 DGND                | DB15 至 DB13             | OSx                     | DB15 至 DB13             |  |
| DB12/SDOA              | SDOA                    | DB12                    | SDOA                    | DB12                    |  |
| DB11/SDOB              | SDOB,串行 1 线模<br>式下浮空    | DB11                    | SDOB                    | DB11                    |  |
| DB10/SDI               | SDI                     | DB10                    | 连接到 DGND                | DB10                    |  |
| DB9至DB6,DB3至<br>DB0    | 连接到 DGND                | DB9至DB6, DB3至<br>DB0    | 连接到 DGND                | DB9至DB6,DB3至<br>DB0     |  |
| DB5/CRCEN              | 连接到 DGND                | DB5                     | CRCEN                   | DB5                     |  |
| DB4/SER1W              | SER1W                   | DB4                     | SER1W                   | DB4                     |  |
| HW_RNGSELx             | HW_RNGSELx,连接<br>到 DGND | HW_RNGSELx,连接<br>到 DGND | HW_RNGSELx,配置<br>模拟输入范围 | HW_RNGSELx,配置<br>模拟输入范围 |  |
| SEQEN                  | 无功能,连接到<br>DGND         | 无功能,连接到<br>DGND         | SEQEN                   | SEQEN                   |  |
| REFSEL                 | REFSEL                  | REFSEL                  | REFSEL                  | REFSEL                  |  |

### 复价

芯片有两种复位模式:完全复位或部分复位。不同模式选择取决于 RESET 管脚上复位脉冲的宽度。复位低电平脉冲宽度在 200ns 至 1250ns 时,识别为部分复位;复位低电平脉冲宽度在 1250ns 以上时,识别为完全复位。复位释放后(RESET 管脚拉高),芯片都需要等待一定的时间才可以启动转换,部分复位等待时间为 50ns,完全复位等待时间为 12ms。

在硬件模式下,不论部分复位还是完全复位释放时均 会查询 CHSELx 和 HW\_RNGSELx 管脚,以便执行如下 操作:

- 确定初始转换通道。
- 配置序列器的初始设置。
- 选择模拟输入电压范围。

以上配置在正常工作期间可以重新配置,方法是在 CONVST 上升沿到来之前设置好 CHSELx 信号电平, 并在 BUSY 再次变为低电平之前维持信号电平不变。 详情参见"通道选择"部分。



#### 部分复位

部分复位会重新初始化下列模块:

- 序列器
- 数字滤波器
- SPI
- · 两个 SAR ADC

部分复位完成时,会丢弃当前转换结果,但不会影响 软件模式下设置的寄存器值,或硬件和软件模式下锁 存的用户配置值。部分复位之后,软件模式下需要执 行一次伪转换。

#### 完全复位

完全复位会将芯片复位至默认上电状态。完全复位释放(RESET 管脚拉高)时 HW\_RNGSELx、 REFSEL、 SER/PAR 和 DB4/SER1W 管脚的逻辑电平决定了以下内容的具体配置:

- 硬件模式或软件模式
- 内部/外部基准电压源

#### • 接口类型

若选择硬件模式,则当完全复位释放时,CRC、BURSTEN、SEQEN 和 OSx 信号所决定的功能也会被锁存,锁存之后信号的变化将不再会影响相关配置。

### 通道选择

#### 硬件模式

CHSELx 信号的逻辑电平决定要转换的通道对,信号解码信息参见表 6。完全复位或部分复位释放时,CHSELx 信号决定了待转换的初始通道对,复位之后,在每个 BUSY 信号的下降沿会重新检查 CHSELx 信号的逻辑电平,以便更新待转换的通道配置。详情参见图 40。

#### 软件模式

在软件模式下,要转换的通道由通道寄存器选择。上电或复位后,默认的待转换通道为 VOA 和 VOB。具体请参考图 41 和图 42。

表 6 CHSELx 管脚解码

| 通道选择输入管脚 |        |        | 转换通道    | 序列器模式转换通道  |
|----------|--------|--------|---------|------------|
| CHSEL2   | CHSEL1 | CHSEL0 |         | 予列品模式转换通道  |
| 0        | 0      | 0      | V0A,V0B | 仅通道 0      |
| 0        | 0      | 1      | V1A,V1B | 通道0到通道1    |
| 0        | 1      | 0      | V2A,V2B | 通道0到通道2    |
| 0        | 1      | 1      | V3A,V3B | 通道0到通道3    |
| 1        | 0      | 0      | V4A,V4B | 通道 0 到通道 4 |
| 1        | 0      | 1      | V5A,V5B | 通道 0 到通道 5 |
| 1        | 1      | 0      | V6A,V6B | 通道 0 到通道 6 |
| 1        | 1      | 1      | V7A,V7B | 通道 0 到通道 7 |





图 40 硬件模式通道转换设置图



图 41 软件串行模式通道转换设置图



CHx CONVERSION START

图 42 软件并行模式通道转换设置图



### 序列器

CM2249 内置了一个转换通道序列器,用户可以根据 实际应用来提前预设待转换通道及其顺序,无需每次 转换完再重新配置下一对待转换通道。

#### 硬件模式序列器

如果用户配置 CM2249 为硬件模式,则将 SEQEN 管脚置为高电平,即可开启序列器功能。此时,可通过配置管脚 CHSELx 来决定序列器的转换通道。

表 7 硬件模式序列器配置

| SEQEN | 接口模式  |
|-------|-------|
| 0     | 禁用序列器 |
| 1     | 使能序列器 |

硬件模式下序列器使能后,序列器将从通道 0 开始进行转换,然后按顺序进行后续通道的转换,直到 CHSELx 配置的通道号转换完成。硬件模式下,两组转换器的每次转换通道号都是一致的。详情参见图 43。

CHSELx 管脚在完全复位释放时的逻辑电平决定了序列器模式下的初始转换通道配置,当序列器的最后一个通道转换完成,BUSY 管脚拉低时,CHSELx 管脚的逻辑电平会更新序列器的转换通道配置,其它时刻CHSELx 管脚电平的变化将不会对配置产生影响。具体参见表 6 所示的"序列器模式转换通道"列。

### 软件模式序列器

如果用户配置 CM2249 为软件模式,则序列器可通过 写入相应寄存器来进行配置,从而使序列器应用更加 灵活。

软件模式下,序列器的通道转换顺序可以任意配置,不必像硬件模式下必须从 0 开始依次转换。并且两组转换器每次转换的通道号也可以任意组对,不必保持一致。同时,软件模式下的序列器也可以选择诊断通道来进行转换。

序列器的使能,可通过将配置寄存器(地址 0x2)中的 SEQEN 位置 1 完成。

CM2249 配备有 32 个堆栈寄存器,用来设置最多 32 对通道进行排序转换。其中,SSRENx 决定了序列器的最后一对转换通道,ASELx 和 BSELx 分别设置两个转换器待转换的通道选择,A/B 转换通道号可任意配置。

例如,将第 5 个堆栈序列器的 SSRENx 置 1,则 ADC 将从第 1 个堆栈寄存器定义的通道对开始进行转换,一直到第 5 个堆栈寄存器定义的转换通道结束,完成一次序列器的遍历。随后又从第 1 个堆栈寄存器定义的通道号开始转换。详情参见图 44。

软件序列器下的默认配置为,两个转换器都依次转换 0~7 通道。

需要注意,写入寄存器更新序列器配置后,都需要进 行一次伪转换,然后才能输出正确的转换结果。

#### 突发序列器

在序列器的一般模式下,每对待测通道都需要单独的 CONVST 脉冲来完成转换;而在序列器的突发模式 下,可以只发送一个 CONVST 脉冲,芯片自动完成所 有序列器通道的转换。

序列器突发模式下,BUSY 信号在整个序列转换过程中保持高电平,直到最后一组通道转换结束后才拉低,此时可通过配置的通信接口依次读取各通道的转换结果。转换结果输出顺序由序列器中配置的顺序决定。

#### • 硬件模式突发

在硬件模式下,完全复位释放时保持 SEQEN 管脚和 BURST 管脚为高电平,该模式配置被锁存,并开启序 列器突发模式。后续如要更改序列器模式,必须进行 一次完全复位。详情参见图 45。

#### • 软件模式突发

软件模式下,可将配置寄存器(地址 0x2)中的 BURST 位置 1 来使能序列器突发模式。详情参见图 46。





图 43 序列器硬件模式



图 44 序列器软件模式



图 45 突发序列器硬件模式



图 46 突发序列器软件模式



### 诊断

#### 电源监测

除正常模拟输入通道外,在软件模式下,CM2249 还可以对 VCC 和 ALDO 电压进行测量,从而用于判断芯片的工作状态是否正常。

#### 电源监测通道的配置:

- 单次转换:将通道寄存器(地址 0x3)中的通道号配置为 VCC 或 ALDO。
- 序列器模式下转换:将堆栈寄存器中的通道号配置为 VCC 或 ALDO。



图 47 VCC 诊断传递函数



图 48 ALDO 诊断传递函数

诊断通道的预期输出由以下传递函数决定:

VCC code = 
$$\frac{\text{VCC} \times 1.8/5 - \text{V}_{\text{REF}}/2}{0.75 \times \text{V}_{\text{REF}}} \times 32768$$

ALDO code = 
$$\frac{\text{VALDO} - \text{V}_{\text{REF}}/2}{0.75 \times \text{V}_{\text{REF}}} \times 32768$$



#### 说明:

以上两个公式中: V<sub>RFF</sub> = 4V。

#### 接口自测

用户可以通过配置通道寄存器来实现通信接口的自测,用于检验通信接口是否工作正常: 当配置通道寄存器为 4'b1011 时,用户通过通信接口读取转换结果时,通道 A 将固定输出 0xAAAA,通道 B 将固定输出 0x5555。

#### **CRC**

CM2249 转换结果可配置加入 CRC 校验,从而提高结果输出的准确性。CRC 结果保存在 16 位状态寄存器的低 8 位,使能了 CRC 校验功能,也等同于使能了状态寄存器输出功能。

使能 CRC 后,发送完转换结果,将紧接着发送状态寄存器的 16 位数据,其中低 8 位为当前转换结果的 CRC 校验值。用户可以利用 8 位 CRC 校验值对获得的转换结果进行校验和数据纠错。

在普通转换模式或者序列器模式下,每组通道转换结果生成一个 CRC 校验数据,即首先带入 A 通道数据再带入 B 通道求得最终 CRC 校验值。初始 CRC 值为 0:

Step1: crc\_tmp = crc\_func(data\_A,0)

Step2: crc\_final = crc\_func(data\_B,crc\_tmp)

如果是突发序列器模式,则重复进行这两步 CRC 运算,直到所有序列器结果都参与完运算后,得到一个最终的 CRC 值。

其中,crc\_func 表示根据下面的生成多项式求 CRC 值的函数。

芯片内部用到的 CRC 生成多项式为:

$$x^8+x^2+x+1$$

使能 CRC 功能后,用户使用额外的时钟周期获得最终的 CRC 校验值,并利用此生成多项式完成转换结果的校验。

图 49 表示了不同模式下 CRC 结果的生成方式。

#### 配置方法:

• 硬件模式:在上电完成前或完全复位释放前,将 CRCEN 管脚配置为高电平,芯片完成上电后,CRC 功能将自动开启。



• 软件模式:将配置寄存器(地址 0x02)中的状态 寄存器使能位(STATUSEN)或 CRC 使能位 (CRCEN)配置为 1,芯片将在下一次转换开启 CRC 功能。



图 49 所有模式的 CRC 回读



## 数字接口

### 并行接口

CM2249 支持通过使用标准WR、RD和CS信号,以并行的方式读取转换的结果及访问内部寄存器。若想启用并行总线模式,需将管脚 SER/PAR配置为低。

#### 读取转换结果

如图 50 所示,CONVST 信号使能后,将会启动转换,此时芯片会将 BUSY 信号变为高电平。当 BUSY 信号重新回到低电平以后,表示转换已经完成,此时可以通过芯片的并行数据接口读出转换的结果。

通过控制CS和RD信号可以读出转换数据。CS是片选信号,利用该功能可以让多个芯片共享同一并行数据总线。CS的上升沿使总线进入高阻状态,下降沿使总线脱离高阻态。

对RD管脚施加一系列低电平脉冲可以使得转换结果依次输出到并行总线上。在每次转换结束时,读取的第一个数据总是 A 通道的转换结果,第二次是 B 通道的结果。如果是开启了 CRC 和突发模式,则需要读操作的次数也会相应的增加。

#### 写寄存器数据

如图 51 所示,在软件模式下,当 (基) 信号拉低之后,拉低 (WR 信号可以通过并行接口完成寄存器的写入操作。总线的数据将会在 (WR 的上升沿进行锁定与解析。其中数据 D15 位必须设置为 1,[D14:D9] 为需要写入的寄存器地址。随后的 9 位 [D8:D0] 为写入寄存器的数据,D0 为 LSB。相关寄存器地址请参见表 9。

#### 读寄存器数据

所有寄存器均可通过并行接口读取。要读取一个寄存器的值,首先须向 CM2249 写入要读取的寄存器地址。寄存器读操作如图 52 所示。要选择读命令,必须将位 D15 设为 0。 [D14:D9] 为寄存器地址。忽略 [D8:D0]的数据。读命令在WR的上升沿锁存到 CM2249中。随后便可以发送一个 RD(上划线)低脉冲,在 RD 的上升沿,通过 DB15 至 DB0 管脚读取数据,其中 DB15 固定为 0,DB14 至 DB9 为读取的寄存器地址,DB8 至 DB0 为对应寄存器数据。



图 51 并行接口寄存器写操作





图 52 并行接口寄存器读操作

### 串行接口

若想通过串行接口访问 CM2249,则需要将 SER/PAR 管脚连接至高电平。通过控制 CS和 SCLK 信号完成与 CM2249 的数据传输。CM2249 有两个串行输出管脚 SDOA 和 SDOB,可以采用 1 线串口或者 2 线串口模式 读出数据。在 2 线串口模式下,SDOA 和 SDOB 会分别输出 A、B通道的转换结果。在 1 线串口模式下,SDOA 交替输出每次转换 A、B通道的转换结果。详情参见图 53 和图 54。

串口模式由 SER1W 管脚控制,并在完全复位释放时锁存。SER1W=1配置为2线串口模式,SER1W=0配置为1线串口模式。

### 读取转换结果

CONVST 信号使能后,将会启动转换,此时芯片会将 BUSY 信号变为高电平。当 BUSY 信号重新回到低电平 以后,转换完成,此时可以通过芯片的串行数据接 口,读出转换的结果。

CS是片选信号,利用该功能可以让多个芯片共享同一串行数据总线。CS的上升沿使总线输出端口 SDOA 和 SDOB 进入高阻状态,下降沿使其脱离高阻态并输出转换结果的 MSB。在CS保持为低时,转换数据将会随着 SCLK 的上升沿按位逐个的送出至数据输出端口 SDOA 和 SDOB。若开启为 2 线串口模式,则读取一次转换结果需要 16 个 SCLK。若开启为 1 线串口模式,此时吞吐速率会降低,需要 32 个 SCLK 才能将两个通道的数据全部读出。

在串行 1 线模式下,SDOB 管脚应保持浮空,通道结果将在 SDOA 管脚上按 VxA、VxB 的顺序输出。图 54 所示为 1 线串行回读操作。

串行接口模式下的数据回读速度取决于 SPI 频率、 VDRIVE 电源和 SDO 线上的负载电容 CLOAD。下表列 出了不同条件下可实现的最大速度。

表 8 SPI 频率与负载电容和 VDRIVE 的关系

| VDRIVE(V) | CLOAD(pF) | SPI 频率(MHz) |
|-----------|-----------|-------------|
| 2.3~3.3   | 20        | 40          |
| 3.3~3.6   | 30        | 50          |

#### 写寄存器数据

串行接口可以实现对内部寄存器的写入。若想更改寄存器的值,则需要CS信号拉低之后,随着 SCLK 的上升沿送入 16 位写入指令。此时 D15 应设置位 1,[D14:D9] 为寄存器地址。随后的 9 位 [D8:D0]为写入寄存器的数据。图 55 所示为典型串行写命令。

#### 读寄存器数据

串行接口可以实现对内部寄存器的读取。若想读取内部寄存器的值,则需要CS信号拉低之后,随着 SCLK的上升沿送入 16 位读取指令,读取指令的位 D15 必须设为 0,[D14:D9] 为寄存器地址,忽略[D8:D0]数据。随后发送一个有效的 SPI 指令或者无操作

(NOP) 指令完成对寄存器数据的读取。图 56 所示为典型串行读命令。





图 56 串行接口寄存器读操作



## 寄存器

CM2249 有 6 个读写寄存器,用于在软件模式下进行相关功能配置,以及 32 个堆栈寄存器,用于对片上序列器进行灵活配置。此外还有一个只读状态寄存器,包含转换的通道信息和 CRC 结果。各寄存器地址见表 9 所示。

表 9 寄存器汇总表

| ADDR.      | NAME    | DEFAULT<br>VALUE    | BITS   | BIT7        | BIT6        | BIT5     | BIT4 | ВІТ3  | BIT2 | BIT1         | BIT0             |
|------------|---------|---------------------|--------|-------------|-------------|----------|------|-------|------|--------------|------------------|
|            |         |                     | [15:8] |             |             |          | -    |       |      |              | RSV <sup>2</sup> |
| 0x02       | CONFIG  | 0x0000              | [7:0]  | SDEF        | BURST<br>EN | SEQEN    |      | OS    |      | STATUS<br>EN | CRCEN            |
| 0x03       | CHANNEL | 0x0000              | [15:8] |             |             |          | -    |       |      |              | RSV              |
| 0.003      | CHANNEL | 00000               | [7:0]  |             | Cl          | НВ       |      |       |      | СНА          |                  |
| 0x04       | RANGE   | 0x00FF              | [15:8] |             |             |          | -    |       |      |              | RSV              |
| 0x04       | A1      | UXUUFF              | [7:0]  | V3A V2A V1A |             | V(       | DA   |       |      |              |                  |
| 0x05       | RANGE   | RANGE 0x00FF        | [15:8] |             |             |          | -    |       |      |              | RSV              |
| 0x03       | A2      |                     | [7:0]  | V           | 7A          | V6       | А    | V     | 5A   | V            | 1A               |
| 0x06       | RANGE   | 0x00FF              | [15:8] |             |             |          | -    |       |      |              | RSV              |
| UXU6       | B1      | UXUUFF              | [7:0]  | V           | 3B          | V2       | В    | V     | 1B   | V(           | )B               |
| 0x07       | RANGE   | 0x00FF              | [15:8] |             | -           |          |      |       | RSV  |              |                  |
| UXU I      | B2      | UXUUFF              | [7:0]  | V           | 7В          | V6       | В    | V     | 5B   | VZ           | 1B               |
| 0x20       |         | _                   | [15:8] |             |             |          | -    |       |      |              | SSRENx           |
| to<br>0x3F | STACK   | 0x0000 <sup>1</sup> | [7:0]  | BSELx       |             |          |      | ASELx |      |              |                  |
| NI/A       | STATUS  | NI /A               | [15:8] |             | A[3         | 3:0]     |      |       |      | B[3:0]       |                  |
| N/A        | SIAIUS  | N/A                 | [7:0]  |             |             | CRC[7:0] |      |       |      |              |                  |

<sup>1:</sup> 在完全复位和部分复位之后,会将序列器堆栈寄存器初始化为顺序转换通道 V0A/V0B 至通道 V7A/V7B 并循

## CONFIG (0x02)

| 位    | 名称  | 描述 | 复位  | 访问类型 |
|------|-----|----|-----|------|
| 15:9 | -   | -  | -   | -    |
| 8    | RSV | 保留 | 0x0 | RW   |

环,剩余的 24 个序列器堆栈寄存器被初始化为 0x0000。

<sup>2:</sup> 上表中 RSV 为 Reserved 的缩写。



| 位   | 名称       | 描述                                                                                                                                                                                               | 复位  | 访问类型 |
|-----|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|------|
| 7   | SDEF     | 自检测错误标志。<br>0测试通过。上电后成功完成自身配置。<br>1测试失败。器件配置过程中检测到问题。要求<br>复位                                                                                                                                    | N/A | R    |
| 6   | BURSTEN  | 突发模式使能。<br>0禁用突发模式。每个要转换的通道对都需要一个 CNVST 脉冲。<br>1单个 CNVST 脉冲就能依次转换序列器堆栈寄存器中设置的每个通道对,直到 SSRENx 位定义的层。详情参见"突发序列器"部分。                                                                                | 0x0 | RW   |
| 5   | SEQEN    | 通道序列器使能。<br>0禁用通道序列器。<br>1使能通道序列器。                                                                                                                                                               | 0x0 | RW   |
| 4:2 | OS       | 过采样率 (OSR) ,每通道样本数。<br>000 禁用过采样。<br>001 使能过采样,OSR = 2。<br>010 使能过采样,OSR = 4。<br>011 使能过采样,OSR = 8。<br>100 使能过采样,OSR = 16。<br>101 使能过采样,OSR = 32。<br>110 使能过采样,OSR = 64。<br>111 使能过采样,OSR = 128。 | 0x0 | RW   |
| 1   | STATUSEN | 状态寄存器输出使能。<br>0 输出转换器结果时,不输出状态寄存器值。<br>1 输出转换结果后,紧接着输出状态寄存器值。<br>CRC 结果包括在低 8 位中。                                                                                                                | 0x0 | RW   |
| 0   | CRCEN    | CRC 使能。STATUSEN 和 CRCEN 位功能相同。                                                                                                                                                                   | 0x0 | RW   |

# CHANNEL (0x03)

| 位    | 名称  | 描述 | 复位  | 访问类型 |
|------|-----|----|-----|------|
| 15:9 | -   | -  | -   | -    |
| 8    | RSV | 保留 | 0x0 | RW   |



| 位   | 名称  | 描述                                                                                                                                                                                                                                | 复位  | 访问类型 |
|-----|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|------|
| 7:4 | СНВ | ADC B 的通道选择位。 0000 V0A/V0B。 0001 V1A/V1B。 0010 V2A/V2B。 0011 V3A/V3B。 0100 V4A/V4B。 0101 V5A/V5B。 0110 V6A/V6B。 0111 V7A/V7B。 1000 VCC。 1001 ALDO。 1010 保留。 1011 设置数字接口通信自测功能的专用位。读取转换结果时,通道 A 读出 0xAAAA,通道 B 读出 0x55555。 1100 保留 | 0x0 | RW   |
| 3:0 | СНА | ADC A 的通道选择位。<br>设置同 ADC B。                                                                                                                                                                                                       | 0x0 | RW   |

# RANGE A1 (0x04)

| 位    | 名称  | 描述                                                                                 | 复位  | 访问类型 |
|------|-----|------------------------------------------------------------------------------------|-----|------|
| 15:9 | -   | -                                                                                  | -   | -    |
| 8    | RSV | 保留                                                                                 | 0x0 | RW   |
| 7:6  | V3A | V3A 电压范围选择。<br>00 V3A ± 10 V。<br>01 V3A ± 2.5 V。<br>10 V3A ± 5 V。<br>11 V3A ± 10 V | 0x3 | RW   |
| 5:4  | V2A | 设置同 V3A                                                                            | 0x3 | RW   |
| 3:2  | V1A | 设置同 V3A                                                                            | 0x3 | RW   |
| 1:0  | VOA | 设置同 V3A                                                                            | 0x3 | RW   |

# RANGE A2 (0x05)

| 位    | 名称  | 描述      | 复位  | 访问类型 |
|------|-----|---------|-----|------|
| 15:9 | -   | -       | -   | -    |
| 8    | RSV | 保留      | 0x0 | RW   |
| 7:6  | V7A | 设置同 V3A | 0x3 | RW   |



| 位   | 名称  | 描述      | 复位  | 访问类型 |
|-----|-----|---------|-----|------|
| 5:4 | V6A | 设置同 V3A | 0x3 | RW   |
| 3:2 | V5A | 设置同 V3A | 0x3 | RW   |
| 1:0 | V4A | 设置同 V3A | 0x3 | RW   |

### RANGE B1 (0x06)

| 位    | 名称  | 描述                                                                                  | 复位  | 访问类型 |
|------|-----|-------------------------------------------------------------------------------------|-----|------|
| 15:9 | -   | -                                                                                   | -   | -    |
| 8    | RSV | 保留                                                                                  | 0x0 | RW   |
| 7:6  | V3B | V3A 电压范围选择。<br>00 V3B ± 10 V。<br>01 V3B ± 2.5 V。<br>10 V3B ± 5 V。<br>11 V3B ± 10 V。 | 0x3 | RW   |
| 5:4  | V2B | 设置同 V3B                                                                             | 0x3 | RW   |
| 3:2  | V1B | 设置同 V3B                                                                             | 0x3 | RW   |
| 1:0  | V0B | 设置同 V3B                                                                             | 0x3 | RW   |

### RANGE B2 (0x07)

| 位    | 名称  | 描述      | 复位  | 访问类型 |
|------|-----|---------|-----|------|
| 15:9 | -   | -       | -   | -    |
| 8    | RSV | 保留      | 0x0 | RW   |
| 7:6  | V7B | 设置同 V3B | 0x3 | RW   |
| 5:4  | V6B | 设置同 V3B | 0x3 | RW   |
| 3:2  | V5B | 设置同 V3B | 0x3 | RW   |
| 1:0  | V4B | 设置同 V3B | 0x3 | RW   |

### STACK (0x20 to 0x3F)

序列器是以堆栈的形式来构建的,堆栈的每一层代表要同步转换的两个通道。序列器从第1层开始转逐个访问堆栈寄存器,并对寄存器中指定的通道进行转换。当访问到某一堆栈寄存器中的 D8 位(使能位 SSRENx)设为1时,序列器在转换完该寄存器指定的通道后,回到第1个堆栈寄存器并再次循环。默认情况下,序列器堆栈寄存器设置为顺序转换通道 VOA/VOB 至通道 V7A /V7B 并循环。完全复位或部分复位后,序列器堆栈寄存器重新初始化。



| 位    | 名称    | 描述                                                                                                                                                                              | 复位  | 访问类型 |
|------|-------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|------|
| 15:9 | -     | -                                                                                                                                                                               | -   | -    |
| 8    | SSREN | 此位设为 0 时,指示 ADC 在转换完当前通道对之后,转移至序列器堆栈的下一层。此位设为 1 时,ADC 在转换完当前通道对后,序列器回到堆栈的第一层并循环。                                                                                                | 0x0 | RW   |
| 7:4  | BSEL  | ADC B 的通道选择位。 0000 V0B。 0001 V1B。 0010 V2B。 0011 V3B。 0110 V4B。 0101 V5B。 0111 V7B。 1000 VCC。 1001 ALDO。 1010 保留。 1011 设置数字接口通信自测功能的专用位。读取转换结果时,通道 A 读出 0xAAAA,通道 B 读出 0x55555。 | 0x0 | RW   |
| 3:0  | ASEL  | ADC A 的通道选择位。设置同 ADC B                                                                                                                                                          | 0x0 | RW   |

## STATUS (N/A)

状态寄存器是一个 16 位只读寄存器。若配置寄存器中的 STATUSEN 位或 CRCEN 位设为逻辑 1,则在转换结果之后,输出状态寄存器。

| 位     | 名称       | 描述               | 复位  | 访问类型 |
|-------|----------|------------------|-----|------|
| 15:12 | A[3:0]   | ADC A 前一次转换的通道   | 0x0 | R    |
| 11:8  | B[3:0]   | ADC B 前一次转换的通道   | 0x0 | R    |
| 7:0   | CRC[7:0] | 前一次转换结果的 CRC 校验值 | 0x0 | RW   |



### 应用

### 典型连接

图 57 显示了 CM2249 正常工作所需的典型连接。为了 达到理想性能,需要注意以下几点:

- 采用 100nF 电容与 10μF 电容并联,对 VCC 和 VDRIVE 进行去耦,其中 100nF 电容尽量靠近电源 管脚。
- 模拟输入管脚 VxA (VxB) 和 VxAGND (VxBGND) 需要进行输入电阻匹配,以免因为阻抗失配引入增 益误差。
- · REFCAP 和 REFGND 之间的 10μF 电容应尽可能靠 近 REFCAP 管脚。





# | 封装及订购信息

## 封装方式

CM2249 采用 LQFP80 封装。

## 产品外形图

产品外形图如下图所示。



| S/N | SYM | DIMENSIONS | REMARKS         |
|-----|-----|------------|-----------------|
| 1   | А   | MAX. 1.60  | OVERALL HEIGHT  |
| 2   | A1  | 0.10±0.05  | STANDOFF        |
| 3   | A2  | 1.40±0.05  | PKG THICKNESS   |
| 4   | D   | 16.00±0.20 | LEAD TIP TO TIP |
| 5   | D1  | 14.00±0.10 | PKG LENGTH      |
| 6   | Е   | 16.00±0.20 | LEAD TIP TO TIP |
| 7   | E1  | 14.00±0.10 | PKG WIDTH       |
| 8   | L   | 0.60±0.15  | FOOT LENGTH     |



| S/N | SYM     | DIMENSIONS                             | REMARKS                   |  |
|-----|---------|----------------------------------------|---------------------------|--|
| 9   | L1      | 1.00 REF.                              | LEAD LENGTH               |  |
| 10  | Т       | 0.15 <sup>+0.05</sup> <sub>-0.06</sub> | LEAD THICKNESS            |  |
| 11  | T1      | 0.127±0.03                             | LEAD BASE METAL THICKNESS |  |
| 12  | а       | 0°~7°                                  | FOOT ANGLE                |  |
| 13  | b       | 0.32±0.06                              | LEAD WIDTH                |  |
| 14  | b1      | 0.30±0.03                              | LEAD BASE METAL WIDTH     |  |
| 15  | е       | 0.65 BASE                              | LEAD PITCH                |  |
| 16  | H(REF.) | (12.35)                                | CUM. LEAD PITCH           |  |
| 17  | ааа     | 0.20                                   | PROFILE OF LEAD TIPS      |  |
| 18  | bbb     | 0.20                                   | PROFILE OF MOLD SURFACE   |  |
| 19  | ссс     | 0.08                                   | FOOT COPLANARITY          |  |
| 20  | ddd     | 0.08                                   | FOOT POSITION             |  |

# 订购信息

| 型号           | 温度范围         | 封装     | 包装   |
|--------------|--------------|--------|------|
| CM2249-QFPTR | -40°C~+125°C | LQFP80 | Tray |